Please use this identifier to cite or link to this item:
http://tailieuso.udn.vn/handle/TTHL_125/9690
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Huỳnh, Việt Thắng, TS. | - |
dc.contributor.author | Hoàng, Lê Uyên Thục, TS. | - |
dc.contributor.author | Huỳnh, Minh Vũ, ThS. | - |
dc.contributor.author | Vũ, Vân Thanh, KS. | - |
dc.date.accessioned | 2019-04-02T10:28:09Z | - |
dc.date.available | 2019-04-02T10:28:09Z | - |
dc.date.issued | 2018-12 | - |
dc.date.submitted | 2019-03-13 | - |
dc.identifier.uri | http://tailieuso.udn.vn/handle/TTHL_125/9690 | - |
dc.description | Báo cáo Tổng kết Đề tài Khoa học và Công nghệ cấp Bộ. Mã số: B2016-DNA-39-TT; 180 trang. | en |
dc.description.tableofcontents | Chương 1.Tổng quan; Chương 2.Cơ sở hiện thực hóa mạng nơ-ron nhân tạo trên FPGA; Chương 3.Phát triển kiến trúc mạng nơ-ron nhân tạo lan truyền thẳng nhiều lớp tùy biến được trên trên FPGA; ... | en |
dc.language.iso | vi | en |
dc.publisher | Đại học Đà Nẵng | en |
dc.source | Đại học Đà Nẵng | en |
dc.subject | FPGA | en |
dc.subject | Mạng Nơ-ron nhân tạo | en |
dc.subject | Lõi IP | en |
dc.subject | Học máy | en |
dc.subject | Trí tuệ nhân tạo | en |
dc.title | Nghiên cứu thiết kế lõi IP mạng Nơ-Ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGA | en |
dc.title.alternative | Research and Design of Artificial Neural Network IP Core for Pattern Recognition on FPGA | en |
dc.type | Working Paper | en |
Appears in Collections: | Báo cáo Tổng kết Đề tài Khoa học và Công nghệ cấp Bộ |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
HuynhVietThang.TT.pdf | Tóm tắt | 1.59 MB | Adobe PDF | View/Open |
HuynhVietThang.TV.pdf | Toàn văn | 6.33 MB | Adobe PDF | View/Open Request a copy |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.